• “杀死”华为,美国究竟有多少高科技公司?
    “自美国商务部工业与安全局(BIS)将华为及其 70 个关联企业列入美方“实体”黑名单以来,Micro-SD、WiFi、USB、JEDEC 等国际行业标准组织迫于压力,相继禁止或暂停华为的合法成员资质,全球一片哗然。美国针对华为的禁令,将对华为及其所在的信息科技行业造成多大的影响?这涉及到软件产品、硬件产品、制造、供应链、知识产权、贸易、法律、政治等多个方面,除了当事双方,其实很难准确评估。在此,笔者想为广大读者系统梳理一下我们每一个人目前所依赖和使用的信息科技里面,有哪些具有影响力的美国科技公司,以及它们...
  • 为什么EDA软件对芯片设计如此重要?
    对于系统厂商而言,如果说芯片是子弹,是粮食的话,那么芯片EDA工具则是制造子弹,加工粮食的工具,其重要性可见一斑。现在要命的问题是,国产EDA工具在整个芯片设计的过程中贡献度几乎为零!近日两家EDA巨头宣布对华为禁售和停止更新已有软件。芯片设计及使用的EDA工具是个啥芯片设计分为前端设计和后端设计,前端设计(也称逻辑设计)和后端设计(也称物理设计)并没有统一严格的界限,涉及到与工艺有关的设计就是后端设计。1. 规格制定芯片规格,也就像功能列表一样,是客户向芯片设计公司(称为Fabless,无晶圆设计公司)提...
  • 如何从零开始设计一颗芯片?
    在各方助力下,集成电路成了时代热点,有大量文章在写芯片设计之复杂之困难,老驴打算从EDA 使用角度捋一遍芯片设计流程。在老驴画出第一副图之后,发现熟知的只有数字电路部分的一小段,对系统、软件及上层应用完全无知,只能归类为Others。于消费者而言,一个可以使用的系统,有数字集成电路部分、模拟集成电路部分、系统软件及上层应用部分。关于各个部分的功能,借用IC 咖啡胡总的精品图可以一目了然。外部世界是一个模拟世界,故所有需要与外部世界接口的部分都需要模拟集成电路,模拟集成电路将采集到的外部信息转化成0/1 交给...
  • Cadence Allegro 实时PCB设计– Real-Time Route Analysis
    在OrCAD/Allegro 17.2 QIR 7这个版本更新中,Cadence为我们带来了更加好用的实时PCB设计的新功能,等等,你要问老wu QIR 7到底是哪个版本补丁我还真没留意,反正你打我博客里最新的补丁就有了老wu在体验了这项新功能后觉得实在是他娘的太好用了,so,我觉定抽时间出一个系列文章来好好介绍一下这个“Real-Time PCB Design”屌炸天的新特性。今天介绍Real-Time Route Analysis这个功能实时布线分析,这项功能可以在PCB设计过程中实时地进行交互式规则检查,可轻松查找和修复在制造DRC核查中常忽略的布线违规问题。
  • Cadence Sigrity 2019 仿真软件下载
    如果您的PCB涉及到高速,高频,模拟/数字混合信号,低电流或者RF射频的任何功能,则在PCB设计流程中引入仿真驱动设计手段,对于确保最终产品按设计时的性能工作甚至是一板成功来说,显得将至关重要。现在的PCB设计的趋势是主控IC时钟越来越快,IO互联总线速率也是越来越快,串行总线的速率已经达到了25Gbps/28Gbps,在DesignCon 2019上都开始探讨112Gbps PAM4了。
  • 在单次执行后关闭PreparedStatement - 这是一个设计缺陷吗?
    我查过很多地方,听到过很多可疑的说法,从PreparedStatement应该比Statement更受欢迎,哪怕只是为了性能;一直到PreparedStatements应该只用于成批语句而不是其他。然而,在我关注的(主要是在线)讨论中,似乎有一个盲点。让我提出一个具体的设想。我们有一个eda设计的带有db连接池的应用程序。事件来了,有些需要坚持,有些不需要。有些是人工生成的(例如,每x分钟更新/重置一次内容)。有些事件按顺序出现并被处理,但其他类型的事件(也需要持久性)可以(并且将)并发处理。除了那些人工生...
  • 安防芯片「国产化」自卫战
    距离海康威视等安防公司被列入美国实体清单已经过去接近一个月了。风波落幕之后,让我们探寻现象背后,看清安防产业的「阿基里斯之踵」并挖掘它背后的「国产化」艰辛道路。国内安防产业体量巨大,但与此同时,高端芯片过度依赖进口的现状却反映出国内安防芯片领域发展的不良于行。安防芯片就是这个英雄脆弱的脚踵,被击中后不仅步履维艰,更有就此轰然倒下的危机。景嘉微成为了目前国内唯一量产 GPU 的行业龙头。
公众号